

## EXAMEN DE ARQUITECTURA DE COMPUTADORES. La Rábida, 6 de Septiembre de 2019

| uhizes.                                                                                 | $TEST \rightarrow$ |  |
|-----------------------------------------------------------------------------------------|--------------------|--|
| Apellidos Nombre                                                                        | <b>P1</b> →        |  |
| Valor de cada: Respuesta correcta + 0.1 Respuesta incorrecta - 0.05 No respuesta - 0.05 | P2 → P3 →          |  |
| TIEMPO REALIZACIÓN EXAMEN: 45 minutos                                                   | NOTA →             |  |

|    | Para mejorar el rendimiento de un computador para una aplicación se tienen dos opciones: 1Cambiar el                |              |  |  |  |  |  |  |  |  |  |
|----|---------------------------------------------------------------------------------------------------------------------|--------------|--|--|--|--|--|--|--|--|--|
|    | procesador gráfico que se utiliza un 20% del tiempo, consiguiendo un factor de mejora de 2 Incrementar la           |              |  |  |  |  |  |  |  |  |  |
| 1  | memoria obteniendo un factor de mejora de 1,5 el 80% del tiempo. ¿Cuál es la mejor opción?:                         | A            |  |  |  |  |  |  |  |  |  |
| 1  | A) La opción 2  C) La opción 1                                                                                      |              |  |  |  |  |  |  |  |  |  |
|    |                                                                                                                     |              |  |  |  |  |  |  |  |  |  |
|    |                                                                                                                     |              |  |  |  |  |  |  |  |  |  |
|    | Si una máquina A ejecuta un programa en diez segundos, ¿en cuánto tiempo ejecuta el mismo programa la               |              |  |  |  |  |  |  |  |  |  |
| 2  | máquina B si la máquina A es el 50% más rápida que la B?:                                                           | A            |  |  |  |  |  |  |  |  |  |
|    | A) En 15 seg C) En 20 seg                                                                                           |              |  |  |  |  |  |  |  |  |  |
|    | B) En 10,5 seg D) Se necesitan más datos para conocer la respuesta                                                  |              |  |  |  |  |  |  |  |  |  |
|    | El rendimiento de la CPU depende:                                                                                   |              |  |  |  |  |  |  |  |  |  |
| 3  | A) Del recuento de instrucciones C) Del tamaño de memoria del disco duro                                            | A            |  |  |  |  |  |  |  |  |  |
|    | B) De la tensión de alimentación de la CPU D) Ninguna de las afirmaciones anteriores es correcta                    |              |  |  |  |  |  |  |  |  |  |
|    | El Principio de Localidad de Referencia, se aplica:                                                                 |              |  |  |  |  |  |  |  |  |  |
| 4  | A) Sólo a los datos tipo vector C) Únicamente a los accesos de instrucciones                                        | D            |  |  |  |  |  |  |  |  |  |
|    | B) Únicamente a los accesos de datos  D) Ninguna de las afirmaciones anteriores es correcta                         |              |  |  |  |  |  |  |  |  |  |
|    | Los MIPS (Millones de Instrucciones Por Segundo):                                                                   |              |  |  |  |  |  |  |  |  |  |
| _  | A) Pueden variar entre programas en el mismo computador C) No varía entre programas en el mismo computador          |              |  |  |  |  |  |  |  |  |  |
| 5  | B) Son independientes del repertorio de instrucciones de la D) Nos permiten calcular exactamente el tiempo de       | A            |  |  |  |  |  |  |  |  |  |
|    | máquina ejecución de un programa real                                                                               |              |  |  |  |  |  |  |  |  |  |
|    | En relación a la CPU, M. Principal y M. Caché, indique la afirmación que NO es cierta:                              |              |  |  |  |  |  |  |  |  |  |
|    | A) La trasferencia de información entre M. Caché y MP se C) M. Principal y M. Caché tienen diferente velocidad      |              |  |  |  |  |  |  |  |  |  |
| 6  | hace a nivel de bloque                                                                                              | В            |  |  |  |  |  |  |  |  |  |
| U  | B) La trasferencia de información entre M. Caché y MP se D) La trasferencia de información entre CPU y M. Caché     | D            |  |  |  |  |  |  |  |  |  |
|    | hace a nivel de palabra  Se hace a nivel de palabra                                                                 |              |  |  |  |  |  |  |  |  |  |
|    | Para un determinado tamaño de Memoria Caché, a menor tamaño de bloque corresponde:                                  |              |  |  |  |  |  |  |  |  |  |
| 7  |                                                                                                                     | В            |  |  |  |  |  |  |  |  |  |
| 1  | A) Mayor tasa de acierto por localidad espacial  C) Siempre menor tasa de aciertos                                  | В            |  |  |  |  |  |  |  |  |  |
|    | B) Mayor tasa de acierto por localidad temporal  D) Ninguna de las afirmaciones anteriores es correcta              |              |  |  |  |  |  |  |  |  |  |
|    | De las funciones de correspondencia de la M. Caché, la que requiere de un único bloque comparador para              |              |  |  |  |  |  |  |  |  |  |
| 8  | localizar el bloque de memoria principal es la:                                                                     | В            |  |  |  |  |  |  |  |  |  |
|    | A) Asociativa por conjuntos  C) Totalmente asociativa                                                               |              |  |  |  |  |  |  |  |  |  |
|    | B) Directa D) En todas se necesita más de un comparador                                                             |              |  |  |  |  |  |  |  |  |  |
|    | Atendiendo a los tipos de fallos de caché respecto a las funciones de correspondencia:                              |              |  |  |  |  |  |  |  |  |  |
| 9  | A) Los de capacidad no existen en la totalmente asociativa C) Los forzosos no existen en la directa                 | В            |  |  |  |  |  |  |  |  |  |
|    | B) Los forzosos y de capacidad existen en las tres funciones D) Los de conflicto sólo existen en la asociativa por  |              |  |  |  |  |  |  |  |  |  |
|    | de correspondencia conjuntos                                                                                        |              |  |  |  |  |  |  |  |  |  |
|    | La frecuencia o tasa de fallos en memoria se define como:                                                           |              |  |  |  |  |  |  |  |  |  |
|    | A) La fracción de accesos a memoria encontrados en el C) La fracción de accesos a memoria no encontrados en         |              |  |  |  |  |  |  |  |  |  |
| 10 | nivel inferior de la jerarquía de memoria cualquier nivel de la jerarquía de memoria                                | D            |  |  |  |  |  |  |  |  |  |
|    | B) La fracción de accesos a memoria no encontrados en el D) La fracción de accesos a memoria no encontrados en el   |              |  |  |  |  |  |  |  |  |  |
|    | nivel inferior de la jerarquía de memoria nivel superior de la jerarquía de memoria                                 |              |  |  |  |  |  |  |  |  |  |
|    | En el computador serie Von Neumann estudiado, indica cuál de las siguientes afirmaciones es cierta:                 |              |  |  |  |  |  |  |  |  |  |
| 11 | A) No pueden realizarse operaciones elementales a la vez C) Pueden estar ejecutándose varias instrucciones a la vez | D            |  |  |  |  |  |  |  |  |  |
|    | B) Cada instrucción tiene una duración de 1 ciclo  D) Cada microinstrucción tiene una duración de 1 ciclo           |              |  |  |  |  |  |  |  |  |  |
|    | Sea la arquitectura Von Neumann estudiada, para realizar una operación de acceso a memoria:                         |              |  |  |  |  |  |  |  |  |  |
| 12 | A) Se define el valor del registro RM siempre  C) Se necesita definir el valor del registro SP                      | D            |  |  |  |  |  |  |  |  |  |
| 12 | B) Se necesita definir el valor del registro PC  D) Ninguna de las afirmaciones anteriores es correcta              | D            |  |  |  |  |  |  |  |  |  |
|    | Sea un computador con unidad de control microprogramada con secuenciamiento explícito y 512 instrucciones:          |              |  |  |  |  |  |  |  |  |  |
| 12 | A) La etapa traductora ROM es de 9 pos x 512 bits  C) No necesita etapa traductora                                  | •            |  |  |  |  |  |  |  |  |  |
| 13 |                                                                                                                     | C            |  |  |  |  |  |  |  |  |  |
|    | B) Faltan datos para definir la etapa traductora ROM D) Ninguna de las afirmaciones anteriores es correcta          |              |  |  |  |  |  |  |  |  |  |
|    | De las siguientes instrucciones, indica en cuál/es de ella/s se recupera/n el contenido del registro SR de memoria: |              |  |  |  |  |  |  |  |  |  |
| 14 | A) DIV .1, .2 con trap por división por cero C) Sólo RETI                                                           | $\mathbf{C}$ |  |  |  |  |  |  |  |  |  |
|    | B) RET y RETI D) Ninguna de las afirmaciones anteriores es correcta                                                 |              |  |  |  |  |  |  |  |  |  |
|    | Sea un sistema con arquitectura Von Neumann, indica las instrucciones que implican bifurcación condicional:         |              |  |  |  |  |  |  |  |  |  |
| 15 | A) CALL y RET C) BZ                                                                                                 | C            |  |  |  |  |  |  |  |  |  |
|    | B) ADD .2, .4 con trap por desbordamiento D) RET y RETI                                                             |              |  |  |  |  |  |  |  |  |  |
|    |                                                                                                                     |              |  |  |  |  |  |  |  |  |  |

|     | Comparando la arquitectura Von Neumann con la arquitectura DLX:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|--|--|--|--|--|--|--|--|--|--|
| 16  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
| 10  | B) La primera aumenta el paralelismo a nivel de instrucción D) La primera es arquitectura serie                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | D |  |  |  |  |  |  |  |  |  |  |
|     | En base a la arquitectura DLX estudiada, qué registro emplearías para representar el valor +∞?:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
| 17  | A) El registro R0 C) No es posible representar ese valor                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |   |  |  |  |  |  |  |  |  |  |  |
|     | B) Dos registros de coma fija (R <sub>i</sub> -R <sub>i+1</sub> ) D) Un registro de coma flotante de simple precisión (F <sub>i</sub> )                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea la secuencia de instrucciones: ADD R1, R2, R3 y SUB R2, R2, R4 que se ejecuta en la arquitectura DLX:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |   |  |  |  |  |  |  |  |  |  |  |
| 18  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
|     | B) Debe ejecutarse en una arquitectura vectorial D) Puede ejecutarse en una arquitectura súper escalar                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea la secuencia de instrucciones LF F0, 10(R1) SF 10(R1), F0:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |   |  |  |  |  |  |  |  |  |  |  |
| 19  | A) Implica cargar en memoria el valor 0 C) Se beneficia si existe adelantamiento ALU-ALU                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | D |  |  |  |  |  |  |  |  |  |  |
|     | B) No es posible ejecutar esta secuencia de instrucciones D) Se beneficia si existe adelantamiento MEM-MEM                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea la secuencia de DIVF F2, F0, F1 ejecutadas sobre una arquitectura DLX con una unidades                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |  |  |  |  |  |  |  |  |  |  |
| 20  | instrucciones: ADDF F3, F0, F2 funcionales de coma flotante segmentadas:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | В |  |  |  |  |  |  |  |  |  |  |
| 20  | A) Las fases de EX <sub>DIV</sub> y EX <sub>ADD</sub> pueden solaparse C) Las fases de ejecución durarán 2 ciclos en total                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | ь |  |  |  |  |  |  |  |  |  |  |
|     | B) Presenta un riesgo de datos de tipo RAW D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea una arquitectura DLXV con longitud máxima de vector MVL = 64 y sea X un vector de 124 elementos, sobre                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |  |  |  |  |  |  |  |  |  |  |
| 21  | el que se hace la operación aX+b, siendo a y b escalares:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | A |  |  |  |  |  |  |  |  |  |  |
|     | A) Implica la ejecución de un bucle vectorial dos veces C) Implica la ejecución de un bucle vectorial 64 veces                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | A |  |  |  |  |  |  |  |  |  |  |
|     | B) Implica la ejecución de un bucle vectorial 124 veces  D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |   |  |  |  |  |  |  |  |  |  |  |
|     | Sean las sentencias de un bucle S1: B(i) = A(i)/K y S2: C(i) = A(i) + A(i-1), con i = 164:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |  |  |  |  |  |  |  |  |  |  |
| 22  | A) No existe dependencia entre las sentencias  C) Existe riesgo de tipo WAW en S2 respecto a S1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | A |  |  |  |  |  |  |  |  |  |  |
|     | B) Existe riesgo de tipo RAR en S2 respecto a S1  D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
| 22  | Sea un bucle con sentencias S1: $B(i) = A(i-1)*K$ y S2: $C(i) = A(i-1) + B(i)$ , con $i = 164$ :                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |  |  |  |  |  |  |  |  |  |  |
| 23  | A) Ninguna sentencia es vectorizable  C) Sólo la sentencia S1 es vectorizable  D) Sólo la sentencia S2 no converte de la contra del la contra della | A |  |  |  |  |  |  |  |  |  |  |
|     | B) Las dos sentencias son vectorizables D) Sólo la sentencia S2 no es vectorizable  Sea la arquitectura vectorial DLXV con vector de tamaño 64 elementos y cada elemento de 8 bytes. Si dispone de                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |   |  |  |  |  |  |  |  |  |  |  |
|     | una memoria organiza en 8 bancos de memoria, cuando la CPU solicita la dirección 1 y siguientes:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |  |  |  |  |  |  |  |  |  |  |
| 24  | A) Ésta se ubicará en el Banco 0  C) Ésta se ubicará en el Banco 1  B) Ésta se ubicará en el Banco 7  D) Ésta se ubicará en el Banco 128                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |   |  |  |  |  |  |  |  |  |  |  |
|     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea la operación vectorial MULTV-V2, V1, V0 (vectores de 128 elementos) con tiempo de arranque de 6 ciclos y                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |   |  |  |  |  |  |  |  |  |  |  |
| 2.5 | tasa de iniciación de 1 ciclo/resultado, el tiempo de operación vectorial es de:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | ъ |  |  |  |  |  |  |  |  |  |  |
| 25  | A) 6 ciclos C) (3x 128 x 6) ciclos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | D |  |  |  |  |  |  |  |  |  |  |
|     | B) (128 x 6) ciclos D) (6 +128 x 1) ciclos                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |  |  |  |  |  |  |  |  |  |  |
|     | En base a la clasificación de Flynn sobre los sistemas computadores, en una arquitectura de tipo MISD:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |  |  |  |  |  |  |  |  |  |  |
| 26  | , , , , , , , , , , , , , , , , , , , ,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
|     | B) La unidad de memoria es compartida D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |   |  |  |  |  |  |  |  |  |  |  |
|     | Comparando la estructura de un array sistólico respecto a un array de frente de onda:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |  |  |  |  |  |  |  |  |  |  |
|     | A) En el primero los procesadores comparten la memoria C) En los dos casos, todos los procesadores comparten la                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
| 27  | principal Unidad de Control                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | В |  |  |  |  |  |  |  |  |  |  |
|     | B) En el primero los procesadores comparten la señal de D) En los dos casos, todos los procesadores comparten el                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |   |  |  |  |  |  |  |  |  |  |  |
|     | reloj mismo registro PC                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
| 1   | Comparando la arquitectura escalar multihebra con entrelazado respecto a la arquitectura con bloqueo:  A) La primera conmuta a otra hebra cuando finaliza con la C) La segunda conmuta a otra hebra cuando finaliza con                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
| 28  | anterior la anterior                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | В |  |  |  |  |  |  |  |  |  |  |
|     | B) La primera conmuta a otra hebra después de cada ciclo  D) La primera ofrece varios cauces de trabajo                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |  |  |  |  |  |  |  |  |  |  |
|     | Sea una arquitectura DLX que emplea 60 ns en cada etapa (IF, ID, EX, MEM, WB). ¿Cuánto tiempo dedicará a                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |   |  |  |  |  |  |  |  |  |  |  |
|     | la ejecución de 5 instrucciones consecutivas sin dependencia y sin ningún tipo de riesgo entre ellas?                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |   |  |  |  |  |  |  |  |  |  |  |
| 29  | A) 300 ns  C) 1500 ns                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | В |  |  |  |  |  |  |  |  |  |  |
|     | B) 540 ns D) Ninguna de las afirmaciones anteriores es correcta                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |
|     | En el diseño de una arquitectura de computador, indique la afirmación que es cierta:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |   |  |  |  |  |  |  |  |  |  |  |
|     | A) La arquitectura Von Neumann presenta más ventajas C) El registro RI es independiente del repertorio de                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |   |  |  |  |  |  |  |  |  |  |  |
| 30  | que el resto de arquitecturas estudiadas instrucciones                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | D |  |  |  |  |  |  |  |  |  |  |
|     | B) El tiempo de ejecución es independiente de la frecuencia D) En la arquitectura DLX, las etapas para la ejecución de                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |   |  |  |  |  |  |  |  |  |  |  |
|     | de procesamiento una instrucción pueden necesitar más de un ciclo                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |  |  |  |  |  |  |  |  |  |  |
|     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |   |  |  |  |  |  |  |  |  |  |  |



## EXAMEN DE ARQUITECTURA DE COMPUTADORES 2º Curso Grado en Ingeniería Informática

La Rábida, 6 de Septiembre de 2019

**PROBLEMA 1**. (2,5 ptos.). Un sistema computador (sin memoria virtual) tiene una memoria principal con organización de 1 Gpalabras x 2 bytes cada palabra, dividida en 1 Mbloques y una memoria caché de 64 bloques y función de correspondencia directa.

- 1. Se pide:
  - a. Justificar el tamaño de cada bloque (en bytes);
  - b. Deducir la capacidad en bits de la Memoria Principal.

## Respecto a la Memoria Caché, justificar:

- c. su número de palabras.
- Mostrar el formato de la dirección que define la unidad central de proceso en base a la función de correspondencia empleada, definiendo cada uno de los campos en los que se divide.

Se supone que en el instante inicial la memoria caché está "vacía", y a continuación, en el *instante 1* la CPU solicita los bloques de memoria principal desde el B64 al B126, leídos en ese orden y todas sus direcciones ordenadamente una vez.

- 3. Mostrar el contenido de la memoria caché en el *instante 1*.
- 4. Identificar cuántos fallos de caché se han producido y de qué tipo hasta ese *instante 1*. Indicar, en binario las tres primeras direcciones que produjeron los tres primeros fallos.

A continuación, la CPU lee la secuencia de direcciones de memoria: 0, 1023, 1024, 1025 y 65536 (*instante 2*), según el orden marcado en la misma.

- 5. Mostrar el contenido de la memoria caché en el *instante 2*.
- 6. En ese *instante 2*, ¿cuántos fallos y de qué tipo se han producido en total?.
- 7. Justificar la frecuencia se uso de cada bloque que se encuentra en caché en el instante 2, considerando el total de referencias desde el instante inicial.

**PROBLEMA 2**. (2,5 ptos.). Para el sistema computador representado en la figura, y para la secuencia de instrucciones siguiente:

| Dirección de Memoria | Instrucción      |
|----------------------|------------------|
| (en hexadecimal)     | (en ensamblador) |
| A0000h               | DIV .2, 120(.3)  |
| A0001h               | BZ A0003h        |
| A0002h               | INC .1           |
| A0003h               | ADD 50(.4), .1   |

- 1. Mostrar los formatos de las instrucciones.
- 2. Definir la secuencia de operaciones elementales y el solapamiento posible de las mismas. Especificar el cronograma según el flujo marcado por el programa propuesto.
- 3. Definir el valor de las señales de control correspondiente a la secuencia ordenada de operaciones elementales RD ← Desplazamiento (en RI) + R3 y R2 ← R2/M(RD), realizadas en el menor tiempo posible. Mostrar únicamente el valor de las señales que intervienen directamente en dicha operación.

## Teniendo en cuenta:

- a) PRIMERA INSTRUCCIÓN: La instrucción de división, con direccionamiento directo absoluto a registro para el primer operando y directo relativo para el segundo. El contenido de memoria M(120 +R3) = 0. La división por cero genera TRAP, no siendo necesario guardar el resultado erróneo de la operación. La dirección donde se encuentra la Rutina de Servicio a la Interrupción proporcionada por la propia CPU es A0002h
- b) SEGUNDA INSTRUCCIÓN: La instrucción de bifurcación condicional BZ, con modo de direccionamiento directo absoluto y considerando el biestable Z = 0.
- c) TERCERA INSTRUCCIÓN: La instrucción aritmética INC, con modo de direccionamiento directo absoluto a registro.
- d) CUARTA INSTRUCCIÓN: La instrucción aritmética ADD, con modo de direccionamiento directo relativo a registro para el primer operando y directo absoluto a registro para el segundo operando.
- e) Las operaciones con la unidad aritmético-lógica se realizan en un periodo.
- f) Los cálculos de las direcciones de los operandos en memoria especificados con direccionamiento relativo, se realizarán de manera automática en el periodo de decodificación.
- g) El resultado de una operación o el operando destino va a ser siempre el especificado en primer lugar en la instrucción de ensamblador.
- h) Las operaciones de L/E en memoria se realizan durante dos periodos.

- i) La pila, que se implementa en el sistema con el registro SP (puntero de pila), funciona de la siguiente forma: 1) La pila crece hacia direcciones decrecientes. 2) El registro puntero de pila SP indica la dirección de memoria principal en la que se introdujo el último dato en la pila. Antes de empezar a ejecutar la secuencia de instrucciones dadas, el registro SP contiene la dirección 0FFFh.
- j) Para cuando hay que salvar el contenido de SR y el de PC, siempre se almacenará primero el de PC.

**PROBLEMA 3**. (2 ptos.). El siguiente fragmento de código se ejecuta en un procesador con arquitectura DLX. Las latencias (en ciclos de reloj) de las unidades funcionales son las siguientes: Sumador/restador entero: 1; Sumador/restador flotante: 2; y Multiplicador/Divisor: 4

```
ADDI R1, R2, #22

LW R1, 20(R4)

LW R2, 10(R5)

ADD R1, R1, R2

LF F2, 30(R1)

FADD F2, F4, F3

SF 30(R5), F2

SW 40(R6), R2
```

- a) Suponiendo que la memoria caché está partida, no existe adelantamiento y las unidades funcionales para operaciones en coma flotante no están segmentadas, indicar el estado de cada instrucción durante los ciclos de ejecución del código; calcular el número de ciclos necesarios para ejecutarlo; e indicar si existen bloqueos en la cadena y a qué se deben.
- b) Repetir del apartado anterior considerando que la memoria caché está unificada, existe adelantamiento generalizado y las unidades funcionales para operaciones en coma flotante están segmentadas. Indicar además los adelantamientos que se producen y entre qué salidas y entradas. En cuanto a los bloqueos, indicar de qué tipos son, aclarando por qué se producen (qué dato falta o qué elemento hardware es el que lo provoca).



| Etapa | Instrucción ALU                                                                               | Carga/Almacenamiento                                             | Salto/Bifurcación                                                                     |
|-------|-----------------------------------------------------------------------------------------------|------------------------------------------------------------------|---------------------------------------------------------------------------------------|
| IF    | IR ← M[PC]                                                                                    | IR ← M[PC]                                                       | IR ← M[PC]                                                                            |
|       | PC ← PC+4                                                                                     | PC ← PC+4                                                        | PC ← PC+4                                                                             |
| ID    | A ← Rs1; B ← Rs2                                                                              | A ← Rs1; B ← Rs2                                                 | A ← Rs1; B ← Rs2                                                                      |
|       | PC1 ← PC                                                                                      | PC1 ← PC                                                         | PC1 ← PC                                                                              |
|       | IR1 ← IR                                                                                      | IR1 ← IR                                                         | IR1 ← IR                                                                              |
| EX    | ALU <sub>output</sub> ← A op (B or (IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> ) | MAR ← A+(IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> | Salto                                                                                 |
|       |                                                                                               | SMDR ← B                                                         | ALU <sub>output</sub> ← PC1+IR1 <sub>16</sub> ) <sup>16</sup> ##IR1 <sub>1631</sub> ) |
|       |                                                                                               |                                                                  | Cond $\leftarrow$ (Rs1 op 0);                                                         |
|       |                                                                                               |                                                                  | Bifurcación                                                                           |
|       |                                                                                               |                                                                  | ALU <sub>output</sub> ← PC1+ IR1 <sub>26</sub> ) <sup>6</sup> ##IR1 <sub>631</sub> )  |
| MEM   | ALUoutput1 ← ALUoutput                                                                        | LMDR ← M[MAR]                                                    | If (cond):                                                                            |
|       |                                                                                               | О                                                                | $PC \leftarrow ALU_{output}$                                                          |
|       |                                                                                               | M[MAR] ← SMDR                                                    |                                                                                       |
| WB    | Rd ← ALU <sub>output</sub> 1                                                                  | $Rd \leftarrow LMDR$                                             |                                                                                       |

**Tabla.** Eventos en cada etapa de la segmentación de DLX diferenciados según el tipo de instrucción.

| Apellidos:  | Nombre:               |
|-------------|-----------------------|
|             |                       |
| 1) FORMATOS | 3) SEÑALES DE CONTROL |

| Apellidos:                 |   |   |   |   |             |   |   |             |   |    |                 |    | Nombre: |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
|----------------------------|---|---|---|---|-------------|---|---|-------------|---|----|-----------------|----|---------|----|----|----|-----------------|-----------------|----|----|----|----|----|-----------------|----|----|----|----|----|----|
| Apartado a) ADDI R1,R2,#22 | 1 | 2 | 3 | 4 | 5           | 6 | 7 | 8           | 9 | 10 | 11              | 12 | 13      | 14 | 15 | 16 | 17              | 18              | 19 | 20 | 21 | 22 | 23 | 24              | 25 | 26 | 27 | 28 | 29 | 30 |
| LW R1,20(R4)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| LW R2,10(R5)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| ADD R1,R1,R2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| LF F2,30(R1)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| FADD F2, F4, F3            |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| SF 30(R5),F2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| SW 40(R6),R2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| Detenciones                |   |   |   |   |             |   |   | Detenciones |   |    |                 |    |         |    |    |    | Adelantamientos |                 |    |    |    |    |    | Adelantamientos |    |    |    |    |    |    |
| Apartado b)                | 1 | 2 | 3 | 4 | 5           | 6 | 7 | 8           | 9 | 10 | 11              | 12 | 13      | 14 | 15 | 16 | 17              | 18              | 19 | 20 | 21 | 22 | 23 | 24              | 25 | 26 | 27 | 28 | 29 | 30 |
| ADDI R1,R2,#22             |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| LW R1,20(R4)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| LW R2,10(R5)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| ADD R1,R1,R2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| LF F2,30(R1)               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| FADD F2, F4, F3            |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| SF 30(R5),F2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| SW 40(R6),R2               |   |   |   |   |             |   |   |             |   |    |                 |    |         |    |    |    |                 |                 |    |    |    |    |    |                 |    |    |    |    |    |    |
| Detenciones                |   |   |   |   | Detenciones |   |   |             |   |    | Adelantamientos |    |         |    |    |    |                 | Adelantamientos |    |    |    |    |    |                 |    |    |    |    |    |    |